[Back]


Scientific Reports:

G. Fuchs, U. Schmid, A. Steininger:
"Ein Verfahren für das verteilte Generieren eines fehlertoleranten adaptiven Taktes in Hardware";
Report for Research Report 18/2004, Technische Universität Wien, Institut für Technische Informatik, Treitlstraße 3, A-1040 Vienna, Austria; 2004.



German abstract:
Angesichts der zunehmenden Probleme mit der Taktverteilung in klassischen synchronen Systemen wird ein neues Verfahren erarbeitet, das es erlaubt, in lokalen "Inselbereichen" weiterhin das gewohnte synchrone Modell zu verwenden, während für die globale Synchronisation dieser Inseln untereinander eine etwas losere Kopplung vorgeschlagen wird. Die hier beschriebene Methode unterscheidet sich vom GALS-Ansatz dadurch, dass diese globale Kommunikation nicht asynchron erfolgt und dass es keine lokalen Taktquellen gibt. Das Prinzip des Verfahrens besteht darin, zur Generierung eines globalen Taktsignals einen verteilten Algorithmus zu verwenden und diesen in asynchroner Hardware zu implementieren. Durch die Verteiltheit des Algorithmus, dessen Fehlertoleranz sowie dessen Zeitfreiheit kann ein robuster und fehlertoleranter Takt zur Verfügung gestellt werden, der sich flexibel an Veränderungen in den Zeitparametern anpasst (andere Technologie bzw. Betriebsbedingungen) und einen globalen Zeitbegriff bietet, der eine um Größenordnungen bessere Precision aufweisen kann als bei den klassischen Ansätzen der Uhrensynchronisation.


Electronic version of the publication:
http://www.vmars.tuwien.ac.at/php/pserver/docdetail.php?DID=1520&viewmode=paper&year=2004



Related Projects:
Project Head Andreas Steininger:
Verteilte Algorithmen für robuste Takt-Synchronisation