[Zurück]


Vorträge und Posterpräsentationen (mit Tagungsband-Eintrag):

F. Weiss, H.D. Wohlmuth, D. Kehrer, A.L. Scholtz:
"A 24-Gb/s 2 7-1 Pseudo Random Bit Sequence Generator IC in 0.13 m Bulk CMOS";
Vortrag: European Solid-State Circuit Conference, Montreux, Schweiz; 19.09.2006 - 21.09.2006; in: "ESSCIRC 2006 Proceedings", (2006), 1-4244-0303-4; S. 468 - 471.



Kurzfassung englisch:
This work presents a 24 Gb/s pseudo random bit sequence (PRBS) generator with a sequence length of 2^7-1. The circuit uses an interleaved linear feedback shift register and multiplexing architecture. An output voltage swing of 280 mVpp is achieved for 24 Gb/s data rate and 390 mVpp for 10 Gb/s. The circuit features a trigger output which allows to trigger the eye or the sequence pattern. The circuit is manufactured in 0.13 ?m bulk CMOS technology and draws 183 mA at 1.5 V supply voltage.


Online-Bibliotheks-Katalog der TU Wien:
http://aleph.ub.tuwien.ac.at/F?base=tuw01&func=find-c&ccl_term=AC06586269

Elektronische Version der Publikation:
http://publik.tuwien.ac.at/files/pub-et_11482.pdf


Erstellt aus der Publikationsdatenbank der Technischen Universität Wien.