[Back]


Talks and Poster Presentations (with Proceedings-Entry):

C. Angerer, B. Knerr, M. Holzer, A. Adalan, M. Rupp:
"Flexible Simulation and Prototyping for RFID Designs";
Talk: First International EURASIP Workshop on RFID Technology, Wien; 09-24-2007 - 09-25-2007; in: "The first international EURASIP Workshop on RFID Technology, RFID 2007, Book of Proceedings", P. Belanovic (ed.); (2007), ISBN: 3-902477-10-5; 51 - 54.



English abstract:
This paper presents a flexible RFID simulation and prototyping
system supporting both the 13.56MHz domain and the 868MHz domain, further referred to as HF and
UHF domain, as well as several standards within these two frequency domains. The proposed
prototyping system consists of an exchangeable analog RF front end supporting either HF or UHF, a
protocol stack running on a DSP and a signal processing part implemented on an FPGA. Both software
and configuration files for the reconfigurable hardware running on the prototyping board, are
automatically generated from a powerful simulation environment, which is decomposed in a link layer
model and a physical layer model. The link layer model covers the protocol stack and the command
generation down to bit level, whereas the physical layer model additionally includes simulation of
the modulation and coding schemes as well as the utilised receiver architecture. This allows for
the evaluation of different protocols in general and to test the corner cases of the permitted
parameter ranges in realistic scenarios in particular. Furthermore, this automated design flow
ensures consistency of the simulation and the implementation with very small design cycles.

German abstract:
Diese Arbeit präsentiert ein flexibles RFID Simulations- und Prototypen System, welches sowohl die 13.56MHz (HF) als auch die 868MHz (UHF) Frequenzdomäne unterstützt, und weiters etliche Standards innerhalb dieser beiden Frequenzbereiche. Das vorgestellte System besteht aus einem austauschbarem HF Frontend, das entweder das HF oder das UHF Frequenzband unterstützt, einem Protokollstack, welcher auf einem DSP verarbeitet wird, und letztlich aus einem Signalverarbeitungs Teil, der in einem FPGA implementiert wurde. Sowohl Software als auch Hardware Konfigurationsfiles für das Prototypen Board werden automatisch aus einer mächtigen Simulationsumgebung gewonnen. Diese Simulationsumgebung ist unterteilt in eine Link Layer Model zur Protokollverarbeitung und ein Physical Layer Model zur Signalverarbeitung. Während die Abstraktion des Link Layer Models bis zur Bitebene reicht, schließt das Physical Layer Model auch die Modulations- und Kodierungsarten, die verwendete Empfängerarchitektur und Kanäle mit ein. Dies erlaubt eine rasche Evaluierung von verschiedenen Protokollen im allgemeinen und das Testen von Eckdaten des Systems unter den erlaubten Parameterbereichen im Speziellen. Ausserdem werden durch den automatischen Design Flow sowohl Konsistenz zwischen Simulation und Implementierung als auch rasche Designzyklen sichergestellt.

Keywords:
RFID, rapid prototyping, testbed


Electronic version of the publication:
http://publik.tuwien.ac.at/files/pub-et_12594.pdf


Created from the Publication Database of the Vienna University of Technology.