[Zurück]


Diplom- und Master-Arbeiten (eigene und betreute):

Ulrich Hirnschrott et al.:
"DSP Compiler Optimization";
Betreuer/in(nen): A. Krall, B. Scholz; Computersprachen, 2002.



Kurzfassung deutsch:
Die Entwicklung eines Compiler backends ist ein gut dokumentierter Prozess. Viele Standardmethoden und Optimierungstechniken sind bereits bekannt, beschäftigen sich aber zumeist mit einfachen RISC Architekturen. Digitale Signal Prozessoren (DSP) bieten viele architekturelle Erweiterungen (z.B. Register Paare, bedingte Ausführung von Befehlen), die optimierenden Compilern Probleme bereiten. Nichtdestotrotz können die Standardmethoden als Grundgerüst dienen und müssen nur geringfügig an DSP spezifische Erweiterungen angepasst werden. Diese Arbeit beschäftigt sich mit auf Standardmethoden basierenden Optimierungstechniken für erweiterte Architekturen. Die Erweiterungen werden auf Basis des bei Infineon technologies Austria AG - MDCA Villach als Studie entworfenen xDSPcore Prozessors erklärt. Hierbei wird vor allem auf bedingte Ausführung, If-Konvertierung und Register Allokation eingegangen.

Erstellt aus der Publikationsdatenbank der Technischen Universität Wien.