[Zurück]


Vorträge und Posterpräsentationen (mit Tagungsband-Eintrag):

T. Kottke, A. Steininger:
"Designoptimierung eines Prozessors mit Eigenfehlererkennung";
Vortrag: 17. ITG/GI/GMM Workshop Testmethoden und Zuverlässigkeit von Schaltungen und Systemen;, Inssbruck; 27.02.2005 - 01.03.2005; in: "16. ITG/GI/GMM Workshop Testmethoden und Zuverlässigkeit von Schaltungen und Systemen;", (2005), S. 55 - 59.



Kurzfassung deutsch:
In diesem Artikel wird ein Prozessor mit Mechanismen zur Entdeckung von permanenten und transienten vorgestellt. Es hat sich als optimal herausgestellt daß, wenn einzelne Komponenten durch ein Parity abgesichert sind und weitere Komponenten, bei denen eine Absicherung durch ein einzelnes Parity nicht als sinnvoll erscheint, dupliziert werden. Von diesem Prozessor wird die Komponente Programmz¨ahler, die durch ein Parity abgesichert ist, ausf ¨ uhrlich vorgestellt. Es folgt eine theoretische Betrachtung der Fehlererkennungsmechanismen des Programmz¨ahlers und anschließend werden die Ergebnisse der Fehlerinjektionsexperimente aufgezeigt.


Online-Bibliotheks-Katalog der TU Wien:
http://aleph.ub.tuwien.ac.at/F?base=tuw01&func=find-c&ccl_term=AC05936324


Erstellt aus der Publikationsdatenbank der Technischen Universität Wien.