[Zurück]


Vorträge und Posterpräsentationen (mit Tagungsband-Eintrag):

A. Steininger, T. Kottke:
"Ein dynamisch rekonfigurierbarer superskalarer Prozessor mit den Modi Sicherheit und Performanz";
Vortrag: 18. ITG/GI/GMM Workshop Testmethoden und Zuverlässigkeit von Schaltungen und Systemen, Titisee; 12.03.2006 - 14.03.2006; in: "18. ITG/GI/GMM Workshop Testmethoden und Zuverlässigkeit von Schaltungen und Systemen", (2006), S. 36 - 40.



Kurzfassung deutsch:
Es wird ein superskalarer Prozessor vorgestellt, der im laufenden Betrieb innerhalb eines Taktes zwischen den beiden Modi Sicherheit und Performanz umschaltbar ist. Im Sicherheitsmodus soll er alle Einfachfehler entdecken und im Performanzmodus die Rechenleistung eines superskalaren Prozessors aufweisen. In diesem Artikel wird der Sicherheitsmodus anahnd einer theoretischen Fehleranalyse sowie erg�nzender Fehlerinjektionsexperimente untersucht.


Online-Bibliotheks-Katalog der TU Wien:
http://aleph.ub.tuwien.ac.at/F?base=tuw01&func=find-c&ccl_term=AC06586903


Erstellt aus der Publikationsdatenbank der Technischen Universität Wien.