[Zurück]


Vorträge und Posterpräsentationen (mit Tagungsband-Eintrag):

G. Fuchs, M Függer, A. Steininger, F. Zangerl:
"Analysis of Constraints in a Fault-Tolerant Distributed Clock Generation Scheme";
Vortrag: 3rd International Workshop on Dependable Embedded Systems, Leeds; 01.10.2006; in: "WDES 2006 3rd Workshop on Dependable Embedded Systems", (2006), S. 22 - 27.



Kurzfassung englisch:
In the course of our DARTS project we are pursuing a new fault-tolerant clock generation scheme targeted at Systems-on-Chip. The idea is to take existing distributed fault-tolerant partially synchronous algorithms and adapt them to the peculiarities of hardware. In this paper we take a closer look at general constraints that arise from these adaptations and provide formal proofs for their correctness.


Online-Bibliotheks-Katalog der TU Wien:
http://aleph.ub.tuwien.ac.at/F?base=tuw01&func=find-c&ccl_term=AC06586905



Zugeordnete Projekte:
Projektleitung Andreas Steininger:
Verteilte Algorithmen für robuste Takt-Synchronisation


Erstellt aus der Publikationsdatenbank der Technischen Universität Wien.