Vorträge und Posterpräsentationen (mit Tagungsband-Eintrag):
T. Handl, A. Steininger, G. Kempf:
"An Efficient Test Strategy for a Fault-Tolerant Clock Generator for Systems-on-Chip";
Vortrag: 19. ITG/GMM Workshop Testmethoden und Zuverlässigkeit von Schaltungen und Systemen,
Errlangen;
11.03.2007
- 13.03.2007; in: "19. Workshop - Testmethoden und Zuverlässigkeit von Schaltungen und Systemen",
(2007),
S. 66
- 70.
Kurzfassung englisch:
We describe the test concept for a clock genera- tion unit that implements one instance of a distributed agreement algorithm in hardware. The challenge of testing this unit lies in its asynchronous nature. We propose a suitable partitioning of the self-timed circuit and the introduction of two scan chains whose opera- tion is carefully interlocked. In this way we can achieve a coverage of 100% for single stuck-at faults with very low overheads in term of speed penalty and test pins.
Zugeordnete Projekte:
Projektleitung Andreas Steininger:
Verteilte Algorithmen für robuste Takt-Synchronisation
Erstellt aus der Publikationsdatenbank der Technischen Universität Wien.