[Zurück]


Vorträge und Posterpräsentationen (mit Tagungsband-Eintrag):

J. Grahsl, T. Handl, A. Steininger:
"Exploring the Usefulness of the Gate-level Stuck-at Fault Model for Muller C-Elements";
Poster: 20. GI/ITG/GMM Workshop Testmethoden und Vuverlässigkeit von Schaltungen und Systemen, Wien; 24.02.2008 - 26.02.2008; in: "20. Workshop Testmethoden und Vuverlässigkeit von Schaltungen und Systemen", (2008), S. 165 - 169.



Kurzfassung englisch:
The stuck-at fault model has proven extremely efficient for
test vector generation in the combinational logic portions of synchronous circuits. Comparatively little, however, is known about its usefulness for testing asynchronous circuits. In this paper we will investigate this point at the example of the Muller C-element, a basic building block in asynchronous designs. Using fault simulation on the circuit level we will determine the coverage of test vector sets that have been derived based on the stuck-at model. We will identify uncovered faults and analyze their origin.


Zugeordnete Projekte:
Projektleitung Andreas Steininger:
Verteilte Algorithmen für robuste Takt-Synchronisation


Erstellt aus der Publikationsdatenbank der Technischen Universität Wien.